基于FPGA的高速串并转换电路

被引:0
专利类型
发明
申请号
CN201310685028.9
申请日
2013-12-13
公开(公告)号
CN103684473A
公开(公告)日
2014-03-26
发明(设计)人
李洪涛 马义耕 顾陈 朱晓华 陈诚 王超宇
申请人
申请人地址
210094 江苏省南京市孝陵卫200号
IPC主分类号
H03M900
IPC分类号
代理机构
南京理工大学专利中心 32203
代理人
朱显国
法律状态
发明专利申请公布后的视为撤回
国省代码
引用
下载
收藏
共 50 条
[1]
串并转换电路 [P]. 
周建冲 .
中国专利 :CN113517894B ,2021-10-19
[2]
具备帧对齐功能的高速串并转换电路 [P]. 
邵健 .
中国专利 :CN107222219A ,2017-09-29
[3]
一种基于时钟调相的串并转换电路 [P]. 
李洪涛 ;
朱璨 ;
朱晓华 ;
顾陈 ;
席峰 ;
侍宇峰 ;
李康 ;
陈胜垚 ;
王海青 ;
袁泽世 .
中国专利 :CN105245235A ,2016-01-13
[4]
串并转换电路、芯片、电子设备及串并转换方法 [P]. 
杨立新 ;
李德建 ;
谭浪 ;
牛彬 ;
刘胜 ;
邹华 .
中国专利 :CN117851319B ,2024-07-30
[5]
串并转换电路、芯片、电子设备及串并转换方法 [P]. 
杨立新 ;
李德建 ;
谭浪 ;
牛彬 ;
刘胜 ;
邹华 .
中国专利 :CN117851319A ,2024-04-09
[6]
串并转换电路以及串行解串电路 [P]. 
陈远康 ;
游光耀 ;
姚伟荣 ;
王伟明 .
中国专利 :CN120454738A ,2025-08-08
[7]
串并转换电路、方法及串行解串器 [P]. 
马艳 .
中国专利 :CN113258921A ,2021-08-13
[8]
一种多级串并转换电路 [P]. 
易晶晶 ;
邵屹峰 ;
王岳 ;
刘明 .
中国专利 :CN105591645B ,2016-05-18
[9]
基于过采样的时钟数据恢复和串并转换电路 [P]. 
邓军勇 ;
蒋林 ;
曾泽沧 ;
吕菱 ;
刘钊远 ;
张晋 ;
周晏 .
中国专利 :CN101753288A ,2010-06-23
[10]
基于FPGA的并串数据转换电路 [P]. 
李洪涛 ;
陈诚 ;
顾陈 ;
朱晓华 ;
曾文浩 ;
王超宇 .
中国专利 :CN103746707A ,2014-04-23