一种基于FPGA的神经网络卷积运算加速方法

被引:0
专利类型
发明
申请号
CN202010652922.6
申请日
2020-07-08
公开(公告)号
CN111814972B
公开(公告)日
2024-02-02
发明(设计)人
张建城
申请人
上海雪湖科技有限公司
申请人地址
200050 上海市长宁区长宁路999号6楼6275室
IPC主分类号
G06F7/544
IPC分类号
G06N3/063 G06N3/045
代理机构
杭州浙晟知识产权代理事务所(普通合伙) 31345
代理人
杨小双
法律状态
专利实施许可合同备案的生效、变更及注销
国省代码
上海市 市辖区
引用
下载
收藏
共 50 条
[1]
一种基于FPGA的神经网络卷积运算加速方法 [P]. 
张建城 .
中国专利 :CN111814972A ,2020-10-23
[2]
一种基于FPGA的卷积神经网络加速架构 [P]. 
刘砚一 ;
杜航 ;
冯硕 ;
蒋孟男 ;
张长煜 ;
刘秀娟 .
中国专利 :CN119886237A ,2025-04-25
[3]
一种用于卷积神经网络快速卷积运算的FPGA架构 [P]. 
李皓辰 ;
余乐 ;
关文洋 ;
于重重 .
中国专利 :CN115329951A ,2022-11-11
[4]
基于FPGA的加速卷积计算的系统、卷积神经网络 [P]. 
尹志刚 ;
雷小康 .
中国专利 :CN110880038B ,2020-03-13
[5]
一种卷积神经网络的FPGA并行加速方法 [P]. 
徐杰 ;
包秀国 ;
陈训逊 ;
王博 ;
王东安 .
中国专利 :CN107463990A ,2017-12-12
[6]
基于FPGA实现的卷积神经网络以及基于FPGA实现卷积神经网络的实现方法 [P]. 
罗龙宝 ;
胡勇 .
中国专利 :CN109948777A ,2019-06-28
[7]
基于FPGA的卷积神经网络加速器实现方法 [P]. 
王华东 ;
邱臻博 ;
莫乙 ;
杨健鹏 .
中国专利 :CN117973455A ,2024-05-03
[8]
基于FPGA的卷积神经网络加速电路设计 [P]. 
王佳龙 ;
程汉 ;
张俊彦 .
中国专利 :CN119443170A ,2025-02-14
[9]
一种基于FPGA的卷积神经网络加速器及其加速方法 [P]. 
杨文豪 ;
卢启军 ;
李珂 ;
江之行 ;
黄旭 ;
赵艳慧 .
中国专利 :CN115374929B ,2025-07-11
[10]
一种基于FPGA的卷积神经网络加速器及其加速方法 [P]. 
杨文豪 ;
卢启军 ;
李珂 ;
江之行 ;
黄旭 ;
赵艳慧 .
中国专利 :CN115374929A ,2022-11-22