一种布线前静态时序分析方法及其装置

被引:0
专利类型
发明
申请号
CN202411121715.2
申请日
2024-08-15
公开(公告)号
CN119026543A
公开(公告)日
2024-11-26
发明(设计)人
郭崎 贺文凯 李夏青 韩沛轶 张蕊 郝一帆 文渊博 杨哲铭 胡杏 杜子东
申请人
中国科学院计算技术研究所
申请人地址
100080 北京市海淀区中关村科学院南路6号
IPC主分类号
G06F30/3315
IPC分类号
G06F30/3312 G06F30/3953 G06N20/00
代理机构
北京市立康律师事务所 11805
代理人
李敏;梁挥
法律状态
公开
国省代码
北京市
引用
下载
收藏
共 50 条
[1]
静态时序分析方法及静态时序分析系统 [P]. 
陈英杰 ;
余美俪 ;
罗幼岚 .
中国专利 :CN117556755A ,2024-02-13
[2]
一种静态时序分析方法和装置 [P]. 
陶思敏 ;
张恒 .
中国专利 :CN106682285A ,2017-05-17
[3]
静态时序分析方法和装置 [P]. 
林哲民 ;
李冰 ;
姚肖依 ;
郭伟伦 ;
杜红 .
中国专利 :CN112069752B ,2020-12-11
[4]
基于机器学习的芯片布局前静态时序分析方法及装置 [P]. 
郭崎 ;
贺文凯 ;
李夏青 ;
承书尧 ;
韩沛轶 ;
杨哲铭 ;
文渊博 ;
张蕊 ;
胡杏 ;
杜子东 .
中国专利 :CN120524886A ,2025-08-22
[5]
FPGA静态时序分析方法 [P]. 
杨兴 ;
张海涛 .
中国专利 :CN108073771B ,2018-05-25
[6]
一种基于多FPGA的系统静态时序分析方法 [P]. 
郭静静 ;
赵东敏 ;
张少辉 ;
张姚鑫 ;
黄海平 ;
蔡志匡 .
中国专利 :CN114742001A ,2022-07-12
[7]
内存优化型静态时序分析方法及其系统 [P]. 
朱春 ;
谢丁 .
中国专利 :CN109710998A ,2019-05-03
[8]
一种集成电路静态时序分析中的路径分析方法 [P]. 
郭资政 ;
林亦波 ;
黃琮蔚 .
中国专利 :CN115204082B ,2025-06-17
[9]
一种静态时序分析方法、装置及电子设备 [P]. 
梁尧 ;
楼顺军 .
中国专利 :CN118278337A ,2024-07-02
[10]
考虑串扰效应的静态时序分析方法 [P]. 
王健 ;
张军 ;
来金梅 .
中国专利 :CN106066914A ,2016-11-02