基于FPGA实现多路ADC数据同步处理的方法

被引:0
专利类型
发明
申请号
CN202510828223.5
申请日
2025-06-20
公开(公告)号
CN120353373A
公开(公告)日
2025-07-22
发明(设计)人
童杰 李栋 程家俊 彭隆凯 刘清 沈意
申请人
创远信科(上海)技术股份有限公司
申请人地址
201601 上海市松江区泗泾镇高技路205弄7号C座
IPC主分类号
G06F3/05
IPC分类号
H03M1/12
代理机构
上海智信专利代理有限公司 31002
代理人
王洁;郑暄
法律状态
公开
国省代码
上海市 市辖区
引用
下载
收藏
共 50 条
[1]
基于FPGA实现多路ADC数据同步处理的方法 [P]. 
童杰 ;
李栋 ;
程家俊 ;
彭隆凯 ;
刘清 ;
沈意 .
中国专利 :CN120353373B ,2025-09-19
[2]
基于FPGA实现ADC数据自动采集控制的方法、系统、装置、处理器及其可读存储介质 [P]. 
董悦 .
中国专利 :CN118915557A ,2024-11-08
[3]
基于FPGA实现多路数字视频同步处理方法 [P]. 
程鹏 ;
刘剑 .
中国专利 :CN101771809B ,2010-07-07
[4]
一种采用FPGA实现多路串行ADC同步的装置 [P]. 
马晓川 ;
鄢社锋 ;
林津丞 ;
杨力 ;
彭承彦 ;
王敏 .
中国专利 :CN203340053U ,2013-12-11
[5]
一种采用FPGA实现多路串行ADC同步的装置 [P]. 
马晓川 ;
鄢社锋 ;
林津丞 ;
杨力 ;
彭承彦 ;
王敏 .
中国专利 :CN103297055A ,2013-09-11
[6]
基于FPGA实现猝发通信中功率触发控制的系统、方法、装置、处理器及其可读存储介质 [P]. 
杨盼华 .
中国专利 :CN119172210A ,2024-12-20
[7]
基于FPGA实现多信道Suzuki信道建模的方法、装置、处理器及其可读存储介质 [P]. 
李添 ;
刘景鑫 .
中国专利 :CN120320863A ,2025-07-15
[8]
数字信号处理中基于FPGA实现系数间倍数可变插值处理的方法、装置、处理器及其介质 [P]. 
李添 .
中国专利 :CN119210399A ,2024-12-27
[9]
基于FPGA实现的多路光模块信息采集电路 [P]. 
曹鹏飞 ;
张志利 ;
马晓明 .
中国专利 :CN207801940U ,2018-08-31
[10]
基于FPGA硬件实现数据间插值处理的方法、装置、处理器及其计算机可读存储介质 [P]. 
李添 .
中国专利 :CN114063926B ,2024-03-15