用FPGA实现互联的多DSP并行系统结构

被引:4
作者
颜露新
张天序
邹胜
钟胜
机构
[1] 华中科技大学图像识别与人工智能研究所图像信息处理与智能控制教育部重点实验室
关键词
实时图像处理; DSP并行系统; 互联网络; 结构可重构;
D O I
暂无
中图分类号
TN791 [];
学科分类号
摘要
为满足实时图像处理要求,在分析了常见DSP并行系统结构基础上,提出了一种基于FPGA互联的DSP并行系统结构。该并行结构通过在FPGA内实现互联网络和特定的数据通信协议,实现三片DSP(TMS320C6713)的有效互联,系统结构可重构、可扩展。对采用该并行结构的原型系统的测试表明,DSP间数据通信既获得了较大的持续带宽又降低了传输延迟,可以满足并行实时处理要求。
引用
收藏
页码:1757 / 1759+1775 +1775
页数:4
相关论文
共 8 条
[1]   多DSP并列高速信号处理器的设计与实现 [J].
甘旭军 ;
李平康 ;
杜秀霞 .
仪器仪表学报, 2002, (S2) :574-576
[2]   多DSP系统互连方案分析 [J].
任骊平 ;
陈王骞 .
电子技术应用, 2002, (04) :50-52
[3]   红外桥梁目标识别在多DSP系统上的并行实现 [J].
曹治国 ;
孙琪 ;
张天序 .
华中科技大学学报, 2001, (10) :1-3
[4]   一种新型多DSP并行计算结构及其应用 [J].
王祖斌 ;
彭应宁 ;
王秀坛 ;
汤俊 ;
王希勤 .
系统工程与电子技术, 2001, (03) :19-22
[5]   一种模块化多DSP实时图像处理系统 [J].
王岳环 ;
汪国有 ;
张天序 .
华中理工大学学报, 2000, (03) :63-64
[6]  
TMS320C6000系列DSPs原理与应用[M]. 电子工业出版社 , 李方慧等编著, 2003
[7]   Parallel implementation of video encoder on quad DSP system [J].
Lehtoranta, O ;
Hämäläinen, T ;
Lappalainen, V ;
Mustonen, J .
MICROPROCESSORS AND MICROSYSTEMS, 2002, 26 (01) :1-15
[8]   Communication in a multi-layer MIMD system for computer vision [J].
Ercan, MF ;
Fung, YF ;
Demokan, MS .
JOURNAL OF SYSTEMS ARCHITECTURE, 2000, 46 (14) :1349-1364