采用FPGA&DSP实现电子式互感器合并单元

被引:11
作者
徐雁
吴勇飞
肖霞
机构
[1] 华中科技大学电气与电子工程学院
关键词
电子式互感器; 合并单元; 接口; 现场可编程门阵列(FPGA); 数字信号处理器(DSP); 方案;
D O I
10.13336/j.1003-6520.hve.2008.02.034
中图分类号
TM45 [互感器];
学科分类号
080801 ;
摘要
一次电子式互感器与变电站实现数字化连接主要通过合并单元来实现。为此,介绍了电子式互感器数字输出接口的重要组成部分—合并单元的定义及其组成,分析了合并单元的功能特点进而提出了一种以FPGA和DSP构架的合并单元实现方案;使用FPGA实现了合并单元的同步功能,并利用FPGA由用户定制专用硬件电路的高速、并行处理能力以及DSP的数字运算、控制能力,将两者互相补充,实现了12路数据接收、处理、以太网通讯的功能。利用此方案实现的合并单元满足了电子式互感器数字接口高可靠性、强实时性、多任务的要求。合并单元的校验方法和实验结果验证了此方案的可行性。
引用
收藏
页码:275 / 279
页数:5
相关论文
共 11 条
[11]  
Verilog数字系统设计教程[M]. 北京航空航天大学出版社 , 夏宇闻编著, 2003