学术探索
学术期刊
新闻热点
数据分析
智能评审
立即登录
FPGA实现高速FFT处理器的设计
被引:19
作者
:
韩颖
论文数:
0
引用数:
0
h-index:
0
机构:
北京理工大学电子工程系
韩颖
王旭
论文数:
0
引用数:
0
h-index:
0
机构:
北京理工大学电子工程系
王旭
吴嗣亮
论文数:
0
引用数:
0
h-index:
0
机构:
北京理工大学电子工程系
吴嗣亮
机构
:
[1]
北京理工大学电子工程系
来源
:
电讯技术
|
2003年
/ 02期
关键词
:
数字信号处理;
现场可编程门阵列;
快速傅里叶变换;
加窗运算;
求模平方运算;
D O I
:
暂无
中图分类号
:
TN911.72 [数字信号处理];
学科分类号
:
摘要
:
介绍了采用Xilinx公司的Virtex -II系列FPGA设计高速FFT处理器的实现方法及技巧。充分利用Virtex -II芯片的硬件资源 ,减少复杂逻辑 ,采用流水方式对复数数据实现了加窗、FFT、求模平方三种运算。整个设计采用流水与并行方式尽量避免瓶颈的出现 ,提高系统时钟频率 ,达到高速处理。实验表明此处理器既有专用ASIC电路的快速性 ,又有DSP器件的灵活性的特点 ,适合用于高速数字信号处理
引用
收藏
页码:74 / 78
页数:5
相关论文
共 2 条
[1]
可编程ASIC设计及应用[M]. 电子科技大学出版社 , 李广军, 2000
[2]
数字信号处理[M]. 北京理工大学出版社 , 王世一编著, 1997
←
1
→
共 2 条
[1]
可编程ASIC设计及应用[M]. 电子科技大学出版社 , 李广军, 2000
[2]
数字信号处理[M]. 北京理工大学出版社 , 王世一编著, 1997
←
1
→