可纠正单个错误的并行CRC解码器的设计

被引:1
作者
程学敏
叶兵
孙宁
机构
[1] 合肥工业大学理学院
[2] 合肥工业大学理学院 安徽合肥
[3] 安徽合肥
关键词
CRC; 并行; VerilogHDL; 模二; 数据帧;
D O I
暂无
中图分类号
TN76 [调制技术与调制器、解调技术与解调器];
学科分类号
080902 ;
摘要
在数据传输的过程中通常使用循环冗余校验(CRC),以检查数据传送过程中是否发生了错误。通常当解码器发现数据帧中有错误发生时都会要求重新发送该数据帧。针对有的同步协议要求解码器同时具有纠正帧头部分发生的单个错误的功能。以CRC的基本原理为基础,分别从算法和程序实现上,介绍了一种高效的硬件实现并行8位CRC ITU T检查并纠正发生在16位原始数据和16位CRC码中单个传输错误的校验器。最后给出了相应的综合结果和时序仿真图。
引用
收藏
页码:113 / 115
页数:3
相关论文
共 3 条
[1]   10G以太网系统中的并行CRC编解码器的设计 [J].
刘昭 ;
苏厉 ;
金德鹏 ;
陈虹 ;
曾烈光 .
电子技术应用, 2004, (04) :47-50
[2]  
现代通信原理[M]. 清华大学出版社 , 曹志刚,钱亚生编著, 1992
[3]  
实用编码技术[M]. 人民邮电出版社 , 蔡宗蔚 编, 1983