一种新的布斯编码器结构

被引:5
作者
刘建军
王东琳
李立健
机构
[1] 中科院自动化所国家专用集成电路设计工程研究中心
[2] 中科院自动化所国家专用集成电路设计工程研究中心 北京
[3] 北京
关键词
布斯编码器; 乘法器;
D O I
10.19304/j.cnki.issn1000-7180.2004.05.020
中图分类号
TP332 [运算器和控制器(CPU)];
学科分类号
081201 ;
摘要
针对传统乘法器中布斯编码器存在的问题,文章提出了一种新式布斯编码器结构。传统的布斯编码器采用3个编码信号,在处理不同的部分积时电路比较臃肿,新的结构采用四个编码信号,可以方便地实现乘法/乘累加切换,并且处理不同情况下的部分积非常简单,而电路本身并没有变得复杂。新的布斯编码器的另一个特点是全部采用了MUX结构来搭建,这样给最终布线带来很大方便。最后通过HSPICE(0.35μmCMOS)模拟进一步证明了新编码器相对于以往的编码器的优势。
引用
收藏
页码:73 / 75
页数:3
相关论文
共 1 条
[1]   LSRISC 32位浮点阵列乘法器的设计 [J].
许琪 ;
沈绪榜 ;
钱刚 ;
李莉 ;
赵宁 .
微电子学与计算机, 2001, (04) :19-24