学术探索
学术期刊
新闻热点
数据分析
智能评审
立即登录
基于ADSP21160的高速并行信号处理板的设计
被引:2
作者
:
蒙修德
论文数:
0
引用数:
0
h-index:
0
机构:
哈尔滨工业大学电子工程技术研究所
蒙修德
张庆祥
论文数:
0
引用数:
0
h-index:
0
机构:
哈尔滨工业大学电子工程技术研究所
张庆祥
机构
:
[1]
哈尔滨工业大学电子工程技术研究所
[2]
哈尔滨工业大学电子工程技术研究所 ()
[3]
()
来源
:
电子技术应用
|
2003年
/ 10期
关键词
:
ADSP21160l;
并行处理;
高速电路设计;
信号完整性;
D O I
:
10.16157/j.issn.0258-7998.2003.10.025
中图分类号
:
TN957.51 [雷达信号检测处理];
学科分类号
:
080904 ;
0810 ;
081001 ;
081002 ;
081105 ;
0825 ;
摘要
:
介绍了利用4片ADSP21160处理器设计的雷达高速并行信号处理板。整板的峰值运算能力达2400MFLOPS,处理板间可通过链接口及VME总线接口进行通信,板间数据吞吐量达1280MByte/s,基于该信号处理板易于构成完整的高性能并行信号处理系统。该板运用高速电路设计方法来设计电路,进行信号完整性分析和仿真,保证了设计的质量。
引用
收藏
页码:76 / 77+80 +80
页数:3
相关论文
共 2 条
[1]
基于SHARC的高速数字电路系统设计技术研究
[J].
张波
论文数:
0
引用数:
0
h-index:
0
机构:
南京航空航天大学自动化学院
张波
;
张焕春
论文数:
0
引用数:
0
h-index:
0
机构:
南京航空航天大学自动化学院
张焕春
;
经亚枝
论文数:
0
引用数:
0
h-index:
0
机构:
南京航空航天大学自动化学院
经亚枝
.
半导体技术,
2002,
(02)
:50
-53
[2]
Cypress VME bus Interface Handbook .2 . 1996
←
1
→
共 2 条
[1]
基于SHARC的高速数字电路系统设计技术研究
[J].
张波
论文数:
0
引用数:
0
h-index:
0
机构:
南京航空航天大学自动化学院
张波
;
张焕春
论文数:
0
引用数:
0
h-index:
0
机构:
南京航空航天大学自动化学院
张焕春
;
经亚枝
论文数:
0
引用数:
0
h-index:
0
机构:
南京航空航天大学自动化学院
经亚枝
.
半导体技术,
2002,
(02)
:50
-53
[2]
Cypress VME bus Interface Handbook .2 . 1996
←
1
→