RS(255,223)译码器的设计与FPGA实现

被引:11
作者
严来金
李明
王梦
机构
[1] 上海大学
关键词
RS译码器; MEA算法; FPGA;
D O I
暂无
中图分类号
TN76 [调制技术与调制器、解调技术与解调器];
学科分类号
摘要
RS码是一种多进制分组循环码,检错和纠错能力强,尤其适合纠正突发错误,在通信系统中有着广泛的应用。本文所研究的RS(255,223)译码器采用修正的Euclid译码算法(MEA),介绍了一种基于FPGA的RS译码器的设计和硬件电路实现方案。按照自顶向下的设计流程,划分模块,详细论述了各子模块的设计过程。
引用
收藏
页码:148 / 149
页数:2
相关论文
共 1 条
[1]   RS编译码的一种硬件解决方案 [J].
李红军 ;
杜兴民 ;
王兴华 .
电子技术应用, 2003, (05) :59-61