一种基于FPGA的任意锁相倍频算法

被引:5
作者
孙文胜
俞辉煌
刘玮
机构
[1] 杭州电子科技大学通信工程学院
关键词
全数字锁相环; FPGA; 倍频; 分频;
D O I
暂无
中图分类号
TN911.8 [相位锁定、锁相技术]; TN791 [];
学科分类号
080906 [电磁信息功能材料与结构];
摘要
提出了一种基于FPGA的任意锁相倍频算法。通过对倍频系统总体结构的分析,提出了实现该算法的原理及其具体的设计方法,同时提供了一个基于FPGA器件完成的设计实例。仿真和实测结果表明了该算法的正确性及可实现性,并在实际的项目中验证了该算法的良好性能。
引用
收藏
页码:148 / 151
页数:4
相关论文
共 4 条
[1]
一种新型的全数字锁相环 [J].
庞浩 ;
俎云霄 ;
王赞基 .
中国电机工程学报, 2003, (02)
[2]
基于FPGA的全数字锁相环路的设计 [J].
单长虹 ;
孟宪元 .
电子技术应用, 2001, (09) :58-60
[3]
CPLD/FPGA高级应用开发指南.[M].任晓东;文博编著;.电子工业出版社.2003,
[4]
数字锁相环路原理与应用.[M].胡华春;石玉编著;.上海科学技术出版社.1990,