基于FPGA的多路高速串并转换器设计

被引:11
作者
仲建锋
胡庆生
孙远
机构
[1] 东南大学射频与光电集成电路研究所
关键词
串并转换; 现场可编程逻辑阵列; Xilinx; ISERDES;
D O I
暂无
中图分类号
TN791 [];
学科分类号
摘要
高速串并转换器的设计是FPGA设计的一个重要方面,传统设计方法由于采用FPGA的内部逻辑资源来实现,从而限制了串并转换的速度。该研究以网络交换调度系统的FGPA验证平台中多路高速串并转换器的设计为例,详细阐述了1:8DDR模式下高速串并转换器的设计方法和16路1:8串并转换器的实现。结果表明,采用Xilinx Virtex-4的ISERDES设计的多路串并转换器可以实现800Mbit/s输入信号的串并转换,并且减少了设计复杂度,缩短了开发周期,能满足设计要求。
引用
收藏
页码:657 / 660
页数:4
相关论文
共 4 条