用FPGA实现DDS的设计

被引:16
作者
吴曙荣
杨银堂
朱樟明
机构
[1] 西安电子科技大学微电子研究所
关键词
流水线; 直接数字频率合成; 压缩存储查找表; 现场可编程门阵列;
D O I
暂无
中图分类号
TN74 [频率合成技术、频率合成器];
学科分类号
140101 [集成纳电子科学];
摘要
主要介绍了直接数字频率合成器DDS(D irect D igital Frequency Synthesizer,简称DDS)的原理和特点,研究了用FPGA实现DDS的设计方法,给出了为提高芯片运算速度、加大输出带宽、减小芯片面积等而采用的流水线架构、查找表压缩等优化方法。并给出了仿真结果。
引用
收藏
页码:1 / 3
页数:3
相关论文
共 3 条
[1]
一种高速低功耗直接数字频率合成器的设计与实现 [J].
郭军朝 ;
王森章 .
微电子学, 2004, (05) :572-574
[2]
Verilog HDL硬件描述语言[M] (美)J.Bhasker著;徐振林等译; 机械工业出版社 2000,
[3]
CMOS/SOSFrequency Synthesizer LSI C ircu it for Spectrum Commun ica-tions D A Sutherland;R A Strauch;S S W harfield; IEEE Solid State C ircu it 1984,