学术探索
学术期刊
新闻热点
数据分析
智能评审
立即登录
星载FPGA内时序电路设计与时钟控制技术分析
被引:1
作者
:
杜文志
论文数:
0
引用数:
0
h-index:
0
机构:
北京空间飞行器总体设计部
杜文志
机构
:
[1]
北京空间飞行器总体设计部
来源
:
航天器工程
|
2008年
/ 05期
关键词
:
星载FPGA;
全局时钟网络;
时序电路;
时钟偏斜;
D O I
:
暂无
中图分类号
:
TN791 [];
学科分类号
:
080902 ;
摘要
:
在分析星载FPGA内时序电路特性以及FPGA可编程资源特性的基础上,指出了FPGA内同步时序电路出现时钟偏斜现象的机理。针对时钟偏斜,提出了星载FPGA内时序电路的设计准则。基于设计准则,提出了并行移位寄存器的一种异步化设计方法,阐述了在FPGA源代码中设置设计约束,或在逻辑综合与布局布线过程中联合设置设计约束,将主要同步时序电路时钟信号布置在全局时钟网络上的方法。工程实践表明:上述方法很好地解决了星载FPGA内同步时序电路时钟偏斜问题,可确保星载FPGA工作的稳定性与可靠性。
引用
收藏
页码:58 / 63
页数:6
相关论文
共 3 条
[1]
基于BUFGMUX与DCM的FPGA时钟电路设计
[J].
论文数:
引用数:
h-index:
机构:
宋威
;
论文数:
引用数:
h-index:
机构:
方穗明
.
现代电子技术,
2006,
(02)
:141
-143
[2]
中国航天专用集成电路实现途径研究
[J].
杜文志
论文数:
0
引用数:
0
h-index:
0
机构:
北京空间飞行器总体设计部,北京空间飞行器总体设计部北京,北京
杜文志
;
谭维炽
论文数:
0
引用数:
0
h-index:
0
机构:
北京空间飞行器总体设计部,北京空间飞行器总体设计部北京,北京
谭维炽
.
中国空间科学技术,
2002,
(05)
:33
-39
[3]
Global clock networks .2 Actel Co Ltd. . 2004
←
1
→
共 3 条
[1]
基于BUFGMUX与DCM的FPGA时钟电路设计
[J].
论文数:
引用数:
h-index:
机构:
宋威
;
论文数:
引用数:
h-index:
机构:
方穗明
.
现代电子技术,
2006,
(02)
:141
-143
[2]
中国航天专用集成电路实现途径研究
[J].
杜文志
论文数:
0
引用数:
0
h-index:
0
机构:
北京空间飞行器总体设计部,北京空间飞行器总体设计部北京,北京
杜文志
;
谭维炽
论文数:
0
引用数:
0
h-index:
0
机构:
北京空间飞行器总体设计部,北京空间飞行器总体设计部北京,北京
谭维炽
.
中国空间科学技术,
2002,
(05)
:33
-39
[3]
Global clock networks .2 Actel Co Ltd. . 2004
←
1
→