学术探索
学术期刊
新闻热点
数据分析
智能评审
立即登录
一种I2C总线接口的串行时钟芯片
被引:7
作者
:
应建华
论文数:
0
引用数:
0
h-index:
0
机构:
华中科技大学电子科学与技术系
应建华
论文数:
引用数:
h-index:
机构:
陈艳
郭艳
论文数:
0
引用数:
0
h-index:
0
机构:
华中科技大学电子科学与技术系
郭艳
机构
:
[1]
华中科技大学电子科学与技术系
来源
:
华中科技大学学报(自然科学版)
|
2006年
/ 05期
关键词
:
I2C总线;
实时时钟;
串行接口;
静态随机存储器;
D O I
:
10.13245/j.hust.2006.05.019
中图分类号
:
TN79 [数字电路];
TN492 [专用集成电路];
学科分类号
:
080902 ;
080903 ;
1401 ;
摘要
:
论述了一种采用I2C总线接口的串行实时时钟芯片的设计方法.该芯片是一个低功耗、完全BCD码的时钟/日历芯片,地址和数据通过I2C双向数据总线串行传输.时钟/日历提供秒、分、时、日、星期、月和年的时间信息;集成的249 byte的静态随机存储器(SRAM)可用于存储临时信息;内置了电源电压监控电路,可使芯片在掉电时自动转入电池供电模式,并对SRAM进行掉电保护;与微处理器连接时,只占用CPU的2条I/O口线(SDA口线和SCL口线),数据传输速率最高可达400 kHz.
引用
收藏
页码:62 / 64
页数:3
相关论文
共 2 条
[1]
时钟芯片的低功耗设计
[J].
薛立勤
论文数:
0
引用数:
0
h-index:
0
机构:
武汉华中科技大学图像识别与人工智能研究所图像信息处理与智能控制教育部重点实验室
薛立勤
;
应建华
论文数:
0
引用数:
0
h-index:
0
机构:
武汉华中科技大学图像识别与人工智能研究所图像信息处理与智能控制教育部重点实验室
应建华
;
颜学超
论文数:
0
引用数:
0
h-index:
0
机构:
武汉华中科技大学图像识别与人工智能研究所图像信息处理与智能控制教育部重点实验室
颜学超
;
邹雪城
论文数:
0
引用数:
0
h-index:
0
机构:
武汉华中科技大学图像识别与人工智能研究所图像信息处理与智能控制教育部重点实验室
邹雪城
.
电子技术应用,
2004,
(07)
:74
-76
[2]
I2C总线应用系统设计[M]. 北京航空航天大学出版社 , 何立民 编著, 1995
←
1
→
共 2 条
[1]
时钟芯片的低功耗设计
[J].
薛立勤
论文数:
0
引用数:
0
h-index:
0
机构:
武汉华中科技大学图像识别与人工智能研究所图像信息处理与智能控制教育部重点实验室
薛立勤
;
应建华
论文数:
0
引用数:
0
h-index:
0
机构:
武汉华中科技大学图像识别与人工智能研究所图像信息处理与智能控制教育部重点实验室
应建华
;
颜学超
论文数:
0
引用数:
0
h-index:
0
机构:
武汉华中科技大学图像识别与人工智能研究所图像信息处理与智能控制教育部重点实验室
颜学超
;
邹雪城
论文数:
0
引用数:
0
h-index:
0
机构:
武汉华中科技大学图像识别与人工智能研究所图像信息处理与智能控制教育部重点实验室
邹雪城
.
电子技术应用,
2004,
(07)
:74
-76
[2]
I2C总线应用系统设计[M]. 北京航空航天大学出版社 , 何立民 编著, 1995
←
1
→