时钟芯片的低功耗设计

被引:1
作者
薛立勤
应建华
颜学超
邹雪城
机构
[1] 武汉华中科技大学图像识别与人工智能研究所图像信息处理与智能控制教育部重点实验室
[2] 武汉华中科技大学电子科学与技术系
关键词
时钟芯片; 功耗; CMOS工艺;
D O I
10.16157/j.issn.0258-7998.2004.07.026
中图分类号
TN79 [数字电路];
学科分类号
080902 ;
摘要
在时钟芯片设计的各个层次上深入探讨了影响时钟芯片功耗的主要因素,确定了电路功耗主要来源与振荡电路和分频电路。在电路实现过程中,通过采用不同工作电压和对主要功耗电路的结构和参数进行优化设计等多种手段来控制功耗。通过1.2滋m工艺流片验证,在工作电压为5V时,芯片工作电流为0.17mA,实现了低功耗时钟芯片的设计。
引用
收藏
页码:74 / 76
页数:3
相关论文
共 3 条
[1]   一种采用新触发器的高速CMOS前置分频器 [J].
张春晖 ;
李永明 ;
陈弘毅 .
半导体学报, 2001, (06) :788-791
[2]   低功耗CMOS逻辑电路设计综述 [J].
甘学温 ;
莫邦燹 .
微电子学, 2000, (04) :263-267
[3]   ASIC功耗估计和分析技术 [J].
钟涛 ;
王豪才 .
微电子学, 1999, (06) :395-401