高k材料用作纳米级MOS晶体管栅介质薄层(上)

被引:1
作者
翁妍
汪辉
机构
[1] 上海交通大学微电子学院
关键词
栅介质薄层; 高介电常数; 可靠性;
D O I
10.13290/j.cnki.bdtjs.2008.01.006
中图分类号
TN386 [场效应器件];
学科分类号
0805 ; 080501 ; 080502 ; 080903 ;
摘要
随着45 nm和32 nm技术节点的来临,传统的SiO2作为栅介质薄膜材料的厚度需缩小到1 nm之下,材料的绝缘性、可靠性等受到了极大的挑战,已不能满足技术发展的要求。高k材料成为代替SiO2作为栅介质薄层材料的不错选择,但是大多数高k材料是离子金属氧化物,其基本物理和材料特性导致产生很多不可靠因素。从高k材料的基本物理和材料特性角度,回顾了高k材料代替SiO2用作纳米级MOS晶体管栅介质薄层时产生的主要不可靠因素及根本原因。
引用
收藏
页码:1 / 5
页数:5
相关论文
共 1 条
[1]   On the scaling issues and high-κ replacement of ultrathin gate dielectrics for nanoscale MOS transistors [J].
Wong, Hei ;
Iwai, Hiroshi .
MICROELECTRONIC ENGINEERING, 2006, 83 (10) :1867-1904