一种基于DPA的高速数据流接收的校正方法

被引:3
作者
肖琳
叶芃
邱渡裕
机构
[1] 电子科技大学自动化工程学院
关键词
DPA; 高速数据采集系统; FPGA; DSP; 数据同步时钟;
D O I
10.19651/j.cnki.emt.2012.07.030
中图分类号
TP274.2 [];
学科分类号
摘要
在高速数据采集系统中,对于高速数据流的接收的可靠性,是整个系统正常工作的前提与保证。在基于FPGA+DSP架构的高速数据采集系统中,由于FPGA布局布线、环境温度、工作电压的变化等各方面的影响,可能造成数据同步时钟与数据对应关系的偏移,由此而可能造成高速数据流接收的不可靠。针对以上问题,基于DPA(dynamic phase alignment,动态相位调整)的设计思想,提出一种高速数据流接收的校正方法,并在FPGA+DSP架构的高速数据采集系统上设计实现,使得数据同步时钟的时钟沿与数据的有效窗口的最佳采样位置动态对齐。最终实验得到的数据和现象证明了该校正方法的可行性和稳定性。
引用
收藏
页码:112 / 115
页数:4
相关论文
共 7 条