一种FPGA原型验证时钟装置

被引:0
专利类型
发明
申请号
CN202010901378.4
申请日
2020-08-31
公开(公告)号
CN114115438A
公开(公告)日
2022-03-01
发明(设计)人
夏军建 陈定豪
申请人
申请人地址
450046 河南省郑州市郑东新区龙子湖智慧岛正商博雅广场1号楼9层
IPC主分类号
G06F106
IPC分类号
G06F104 G06F112 G06F303315
代理机构
北京同立钧成知识产权代理有限公司 11205
代理人
杨泽;刘芳
法律状态
实质审查的生效
国省代码
引用
下载
收藏
共 50 条
[1]
一种FPGA 原型验证时钟装置 [P]. 
郭文帅 ;
刘永宏 .
中国专利 :CN102306034B ,2012-01-04
[2]
一种FPGA原型验证板时钟信号检测装置 [P]. 
李银斯 ;
李俊华 .
中国专利 :CN220626587U ,2024-03-19
[3]
一种芯片FPGA原型验证时钟系统 [P]. 
刘兴茂 ;
刘丹 ;
暴宇 ;
马婧 ;
李俊华 ;
张佩文 ;
徐国超 .
中国专利 :CN115268568B ,2024-06-28
[4]
一种FPGA原型验证装置 [P]. 
张正 ;
刘永宏 .
中国专利 :CN204731769U ,2015-10-28
[5]
一种FPGA原型验证装置 [P]. 
卢玲慧 .
中国专利 :CN211293947U ,2020-08-18
[6]
一种FPGA原型验证板堆叠的时钟同步装置 [P]. 
郝智翔 ;
李俊华 .
中国专利 :CN220367554U ,2024-01-19
[7]
一种FPGA原型验证板堆叠的时钟同步装置 [P]. 
郑利浩 .
中国专利 :CN203025709U ,2013-06-26
[8]
一种新型FPGA原型验证装置 [P]. 
付强 ;
臧宇灵 .
中国专利 :CN218037982U ,2022-12-13
[9]
一种FPGA原型验证装置及验证系统 [P]. 
刘兴茂 ;
刘丹 ;
暴宇 ;
马婧 ;
李俊华 ;
张佩文 ;
徐国超 .
中国专利 :CN114626326A ,2022-06-14
[10]
FPGA原型验证系统 [P]. 
赵玉林 ;
吕平 ;
刘勤让 ;
沈剑良 ;
张霞 ;
汪欣 ;
张波 ;
王盼 ;
朱珂 ;
王锐 ;
张进 ;
李杨 ;
毛英杰 ;
李庆龙 ;
董春雷 .
中国专利 :CN109190276A ,2019-01-11