高频全数字化锁相回路

被引:0
专利类型
发明
申请号
CN97116806.7
申请日
1997-08-26
公开(公告)号
CN1099163C
公开(公告)日
1998-09-23
发明(设计)人
王博民 杨树发
申请人
申请人地址
中国台湾
IPC主分类号
H03L718
IPC分类号
代理机构
永新专利商标代理有限公司
代理人
徐娴
法律状态
实质审查请求的生效
国省代码
引用
下载
收藏
共 50 条
[1]
全数字化锁相回路 [P]. 
王博民 .
中国专利 :CN1095248C ,1997-05-21
[2]
全数字锁相回路 [P]. 
陈俊亮 .
中国专利 :CN101420226B ,2009-04-29
[3]
全数字锁相回路以及锁相回路控制方法 [P]. 
邱焕科 ;
陈俊仁 .
中国专利 :CN101471657A ,2009-07-01
[4]
全数字锁相回路与调整全数字锁相回路的频宽的方法 [P]. 
邱焕科 ;
陈俊仁 .
中国专利 :CN101572544A ,2009-11-04
[5]
具有扩展追踪范围的快速锁定全数字锁相回路 [P]. 
谢鸿元 ;
李朝政 .
中国专利 :CN102122953A ,2011-07-13
[6]
全数字锁相回路ADPLL电路 [P]. 
郭丰维 ;
颜广恺 ;
简骏业 ;
周淳朴 ;
罗伯特·波格丹·塔兹斯基 .
中国专利 :CN106533434A ,2017-03-22
[7]
全数字锁相回路及其校正方法 [P]. 
杨育哲 ;
陈家源 .
中国专利 :CN115333532A ,2022-11-11
[8]
全数字锁相回路及其校正方法 [P]. 
杨育哲 .
中国专利 :CN115694476A ,2023-02-03
[9]
全数字锁相回路及其校正方法 [P]. 
杨育哲 ;
陈家源 .
中国专利 :CN115580295A ,2023-01-06
[10]
全数字锁相回路ADPLL电路 [P]. 
郭丰维 ;
周淳朴 ;
卓联洲 ;
陈焕能 ;
罗伯特·B·史塔兹斯基 ;
希尔登瑟·博罗马西恩 .
中国专利 :CN108073068A ,2018-05-25