学术探索
学术期刊
学术作者
新闻热点
数据分析
智能评审
全数字锁相回路以及锁相回路控制方法
被引:0
专利类型
:
发明
申请号
:
CN200710194389.8
申请日
:
2007-12-26
公开(公告)号
:
CN101471657A
公开(公告)日
:
2009-07-01
发明(设计)人
:
邱焕科
陈俊仁
申请人
:
申请人地址
:
中国台湾新竹县
IPC主分类号
:
H03L708
IPC分类号
:
H03L7093
H03L7099
代理机构
:
北京市柳沈律师事务所
代理人
:
蒲迈文
法律状态
:
专利权的终止
国省代码
:
引用
下载
收藏
法律状态
法律状态公告日
法律状态
法律状态信息
2019-12-13
专利权的终止
未缴年费专利权终止 IPC(主分类):H03L 7/08 申请日:20071226 授权公告日:20120502 终止日期:20181226
2009-08-26
实质审查的生效
实质审查的生效
2012-05-02
授权
授权
2009-07-01
公开
公开
共 50 条
[1]
全数字锁相回路与调整全数字锁相回路的频宽的方法
[P].
邱焕科
论文数:
0
引用数:
0
h-index:
0
邱焕科
;
陈俊仁
论文数:
0
引用数:
0
h-index:
0
陈俊仁
.
中国专利
:CN101572544A
,2009-11-04
[2]
全数字锁相回路
[P].
陈俊亮
论文数:
0
引用数:
0
h-index:
0
陈俊亮
.
中国专利
:CN101420226B
,2009-04-29
[3]
全数字化锁相回路
[P].
王博民
论文数:
0
引用数:
0
h-index:
0
王博民
.
中国专利
:CN1095248C
,1997-05-21
[4]
高频全数字化锁相回路
[P].
王博民
论文数:
0
引用数:
0
h-index:
0
王博民
;
杨树发
论文数:
0
引用数:
0
h-index:
0
杨树发
.
中国专利
:CN1099163C
,1998-09-23
[5]
数字锁相回路
[P].
周永奇
论文数:
0
引用数:
0
h-index:
0
周永奇
;
王晓光
论文数:
0
引用数:
0
h-index:
0
王晓光
.
中国专利
:CN111641410A
,2020-09-08
[6]
全数字锁相回路ADPLL电路
[P].
郭丰维
论文数:
0
引用数:
0
h-index:
0
郭丰维
;
颜广恺
论文数:
0
引用数:
0
h-index:
0
颜广恺
;
简骏业
论文数:
0
引用数:
0
h-index:
0
简骏业
;
周淳朴
论文数:
0
引用数:
0
h-index:
0
周淳朴
;
罗伯特·波格丹·塔兹斯基
论文数:
0
引用数:
0
h-index:
0
罗伯特·波格丹·塔兹斯基
.
中国专利
:CN106533434A
,2017-03-22
[7]
全数字锁相回路及其校正方法
[P].
杨育哲
论文数:
0
引用数:
0
h-index:
0
杨育哲
;
陈家源
论文数:
0
引用数:
0
h-index:
0
陈家源
.
中国专利
:CN115333532A
,2022-11-11
[8]
全数字锁相回路及其校正方法
[P].
杨育哲
论文数:
0
引用数:
0
h-index:
0
杨育哲
.
中国专利
:CN115694476A
,2023-02-03
[9]
全数字锁相回路及其校正方法
[P].
杨育哲
论文数:
0
引用数:
0
h-index:
0
杨育哲
;
陈家源
论文数:
0
引用数:
0
h-index:
0
陈家源
.
中国专利
:CN115580295A
,2023-01-06
[10]
锁相回路
[P].
谢明谕
论文数:
0
引用数:
0
h-index:
0
谢明谕
;
颜仕杰
论文数:
0
引用数:
0
h-index:
0
颜仕杰
.
中国专利
:CN102468844A
,2012-05-23
←
1
2
3
4
5
→