数字电路设计的静态时序分析中的事件驱动跟踪

被引:0
专利类型
发明
申请号
CN202380081691.X
申请日
2023-11-15
公开(公告)号
CN120380475A
公开(公告)日
2025-07-25
发明(设计)人
雅各布·菲利普·托马斯 保罗·格罗斯 诺伯特·海因德尔 克莱顿·麦克唐纳
申请人
新思科技有限公司
申请人地址
美国加利福尼亚州
IPC主分类号
G06F30/32
IPC分类号
G06F30/33
代理机构
北京律盟知识产权代理有限责任公司 11287
代理人
章蕾
法律状态
实质审查的生效
国省代码
引用
下载
收藏
共 50 条
[1]
数字电路设计的时序分析方法及其系统 [P]. 
廖登楠 ;
傅得栒 ;
廖信雄 ;
蔡振弘 ;
蔡旻修 .
中国专利 :CN106503278B ,2017-03-15
[2]
用于电路设计中的静态时序分析的方法和系统 [P]. 
刘洋 ;
欧鹏 ;
牛佳 ;
戴红卫 .
中国专利 :CN105701266A ,2016-06-22
[3]
数字电路设计方法及相关的系统 [P]. 
曾顺得 ;
翁启舜 .
中国专利 :CN105447215A ,2016-03-30
[4]
模拟数字电路设计的方法和模拟引擎 [P]. 
维克特·S.·久里斯 ;
小约翰·H.·维斯特曼 ;
托马斯·J.·特里特 ;
格诺特·E.·京特 .
中国专利 :CN101369289A ,2009-02-18
[5]
数字电路设计系统、数字电路全自动设计方法、相关产品 [P]. 
刘箭 ;
潘鸿洋 .
中国专利 :CN121009836A ,2025-11-25
[6]
应用于近/亚阈值数字电路的统计静态时序分析方法 [P]. 
陈黎明 ;
黑勇 ;
袁甲 .
中国专利 :CN106066919A ,2016-11-02
[7]
用于检测数字电路中时序违例的电路 [P]. 
马蒂厄·卢瓦 ;
弗朗索瓦·雅克特 .
法国专利 :CN117941259A ,2024-04-26
[8]
一种复位值可控的数字电路设计方法 [P]. 
杨小勇 ;
曹海涛 .
中国专利 :CN101013339A ,2007-08-08
[9]
用于数字电路设计的综合用HDL的RTL描述的方法 [P]. 
雷质建 ;
刘美丽 .
中国专利 :CN113496105A ,2021-10-12
[10]
一种用于数字电路设计的固定极性转换方法 [P]. 
汪鹏君 ;
汪迪生 ;
蒋志迪 ;
孙飞 .
中国专利 :CN102982205A ,2013-03-20