用于电路设计中的静态时序分析的方法和系统

被引:0
专利类型
发明
申请号
CN201410712156.2
申请日
2014-11-28
公开(公告)号
CN105701266A
公开(公告)日
2016-06-22
发明(设计)人
刘洋 欧鹏 牛佳 戴红卫
申请人
申请人地址
美国纽约阿芒克
IPC主分类号
G06F1750
IPC分类号
代理机构
北京市金杜律师事务所 11256
代理人
酆迅
法律状态
实质审查的生效
国省代码
引用
下载
收藏
共 50 条
[1]
数字电路设计的静态时序分析中的事件驱动跟踪 [P]. 
雅各布·菲利普·托马斯 ;
保罗·格罗斯 ;
诺伯特·海因德尔 ;
克莱顿·麦克唐纳 .
美国专利 :CN120380475A ,2025-07-25
[2]
数字电路设计的时序分析方法及其系统 [P]. 
廖登楠 ;
傅得栒 ;
廖信雄 ;
蔡振弘 ;
蔡旻修 .
中国专利 :CN106503278B ,2017-03-15
[3]
用于对电路进行静态时序分析的方法和装置 [P]. 
黄东润 ;
龚杰 ;
卫露宁 .
中国专利 :CN118485031A ,2024-08-13
[4]
静态时序分析方法及静态时序分析系统 [P]. 
陈英杰 ;
余美俪 ;
罗幼岚 .
中国专利 :CN117556755A ,2024-02-13
[5]
用于定制和ASIC设计的静态时序分析和动态仿真 [P]. 
张卯中 .
中国专利 :CN101137990A ,2008-03-05
[6]
FPGA电路中的静态时序分析方法、装置、设备及介质 [P]. 
杨鑫钰 ;
黄侃 ;
邹炎 .
中国专利 :CN119272677A ,2025-01-07
[7]
芯片层次化物理设计中的静态时序分析方法及装置 [P]. 
孙一 ;
郝志刚 ;
陆炳华 ;
彭涛 ;
陆辰鸿 .
中国专利 :CN109145320B ,2019-01-04
[8]
静态时序分析方法和装置 [P]. 
林哲民 ;
李冰 ;
姚肖依 ;
郭伟伦 ;
杜红 .
中国专利 :CN112069752B ,2020-12-11
[9]
一种集成电路静态时序分析中的路径分析方法 [P]. 
郭资政 ;
林亦波 ;
黃琮蔚 .
中国专利 :CN115204082B ,2025-06-17
[10]
应用在电路的静态时序分析中确定电源电压数据的方法 [P]. 
姚水音 ;
梁洪昌 ;
王毓千 .
中国专利 :CN112464599A ,2021-03-09