基于RSIP核编译码器的设计与FPGA实现

被引:2
作者
郭勇
何军
机构
[1] 南京北方信息控制集团有限公司产品研发中心
关键词
RS; IP核; FPGA; 文件读写; 纠错性能验证;
D O I
暂无
中图分类号
TN791 []; TN76 [调制技术与调制器、解调技术与解调器];
学科分类号
080902 ;
摘要
Altera公司的Reed-Solomon(RS)IP核功能强大,但使用该IP核需要进行握手信号的设计。介绍了一种基于IP核来实现RS编译码器的设计方法。分析了RS编译码器IP核握手信号的时序原理,并设计了相应的信号产生模块。介绍了RS IP核的参数配置和使用方法,并提供了整体的模块电路。为验证设计的正确性,对编译码器进行了时序仿真。针对具有最大误码的连续编码数据流进行纠错性能测试。时序仿真结果表明,该译码器能实现最大的纠错性能。
引用
收藏
页码:90 / 93
页数:4
相关论文
共 11 条
[1]   Viterbi-IP核纠错性能的验证 [J].
郭勇 ;
陈艳玲 .
电讯技术, 2012, 52 (10) :1702-1705
[2]   甚高频(VHF)跳频电台接收模块的设计与实现 [J].
侯群 .
无线电工程, 2012, 42 (02) :4-6+16
[3]   802.11b中卷积码和Viterbi译码的FPGA设计实现 [J].
元锋刚 ;
许海涛 .
无线电工程, 2012, 42 (01) :51-53
[4]   RS(63,45)编译码器的设计与FPGA实现 [J].
郭勇 ;
杨欢 .
无线电通信技术, 2011, 37 (03) :54-57
[5]   Turbo码随机性交织器设计 [J].
杨亮 ;
胡家佺 ;
马鹏飞 .
无线电工程, 2011, 41 (06) :36-39
[6]   基于Altera IP核的RS译码器的设计与实现 [J].
刘学 ;
苏建峰 ;
孙婷 .
时间频率学报, 2010, 33 (01) :28-31
[7]   Reed-Solomon编译码器的设计与FPGA实现 [J].
戴小红 ;
潘志文 .
现代电子技术, 2006, (03) :119-121+124
[8]   变参数RS译码器IP核的实现 [J].
陈启亮 ;
余宁梅 ;
刘高辉 .
固体电子学研究与进展, 2005, (03) :357-360+415
[9]   高速Reed-Solomon解码器及其FPGA的实现 [J].
李高志 ;
陈健 .
通信技术, 2003, (05) :12-14
[10]  
Xilinx系列FPGA芯片IP核详解.[M].刘东华; 编著.电子工业出版社.2013,