一种基于Multi-PointCTS的芯片时钟设计优化方法

被引:0
专利类型
发明
申请号
CN202411839631.2
申请日
2024-12-13
公开(公告)号
CN119783627A
公开(公告)日
2025-04-08
发明(设计)人
周康
申请人
芯凌特(苏州)半导体有限公司
申请人地址
215000 江苏省苏州市高新区狮山街道金山东路78号1-2幢Z101室B219
IPC主分类号
G06F30/396
IPC分类号
G06F30/327 G06F30/3315
代理机构
苏州前哨站知识产权代理事务所(普通合伙) 32858
代理人
刘坤
法律状态
授权
国省代码
引用
下载
收藏
共 50 条
[1]
一种基于Multi-Point CTS的芯片时钟设计优化方法 [P]. 
周康 .
中国专利 :CN119783627B ,2025-09-12
[2]
FPGA芯片时钟线网的布局方法 [P]. 
吴鑫 ;
虞健 ;
蒋中华 ;
刘明 .
中国专利 :CN104679529A ,2015-06-03
[3]
一种基于串口通信校准芯片时钟的方法及装置 [P]. 
王锐 ;
莫军 .
中国专利 :CN120256363B ,2025-10-31
[4]
一种基于串口通信校准芯片时钟的方法及装置 [P]. 
王锐 ;
莫军 .
中国专利 :CN120256363A ,2025-07-04
[5]
基于区域时钟的优化FPGA芯片布局的方法 [P]. 
蒋中华 ;
黄攀 ;
吴鑫 ;
靳松 .
中国专利 :CN105680848A ,2016-06-15
[6]
检测安全芯片时钟毛刺的方法及电路 [P]. 
孙坚 ;
周玉洁 ;
王大永 .
中国专利 :CN112380585A ,2021-02-19
[7]
关于芯片时钟歪斜的控制方法和装置 [P]. 
琳达·Y·严 ;
关金英 .
中国专利 :CN1102521A ,1995-05-10
[8]
芯片时钟频率的输出方法及装置 [P]. 
尹吉 ;
车喜龙 ;
王小微 ;
王涛涛 .
中国专利 :CN120930564A ,2025-11-11
[9]
一种芯片设计版图优化方法 [P]. 
刘钢 ;
曾剑敏 .
中国专利 :CN119089853A ,2024-12-06
[10]
检验实时时钟芯片时间有效性的方法和实时时钟芯片系统 [P]. 
陈新然 ;
肖航 ;
徐召民 ;
丑丽丽 .
德国专利 :CN118131886A ,2024-06-04